Please use this identifier to cite or link to this item: http://localhost:8080/xmlui/handle/123456789/10146
Full metadata record
DC FieldValueLanguage
dc.contributor.authorBenachour., Fida-
dc.contributor.authorGouizi., Khadidja.-
dc.date.accessioned2021-02-24T10:07:56Z-
dc.date.available2021-02-24T10:07:56Z-
dc.date.issued2013-09-10-
dc.identifier.urihttp://di.univ-blida.dz:8080/jspui/handle/123456789/10146-
dc.descriptionill.,Bibliogr.fr_FR
dc.description.abstractLa notion de sécurité dans les systèmes embarqués sur puce (System-on-Chip "SOC") est une exigence primordiale pour la majorité des applications. Ceci peut être assuré par un protocole de chiffrement implémenté sur matériel en prenant en compte diverses contraintes telles que la vitesse de traitement, la surface occupée et l'énergie limitée. Notre projet de fin d'études, intitulé : « Contribution à la conception d'un cryptosystème hybride RSA-AES embarqué sur circuit programmable FPGA», consiste à étudier la conception d'un système hybride RSA-AES, dans le but de l'intégrer dans une plateforme de chiffrement reconfigurable visant à protéger les applications s'exécutant dans un système embarqué sur puce. Pour l'implémentation de ces deux algorithmes RSA et AES, le partitionnement de ces derniers sur les deux ressources logicielles et matérielles s'effectue généralement en tenant compte des performances à atteindre comme la surface occupée et le temps d'exécution afin d'acquérir une bonne conception. L'implémentation matérielle de l'AES a été réalisée par trois architectures en utilisant les circuits FPGA. Les performances obtenues par ces implementations ont été satisfaisantes en termes de surface, vitesse et fréquence de fonctionnement où l'architecture pipeline offre de meilleurs résultats comparés à l'architecture série. L'implémentation du RSA a été faite par logiciel à l'aide du langage C, où la clé secrète de l'AES a été chiffrée par RSA. Mots clés: Systèmes embarqués, (System-on-Chip "SOC"), chiffrement, RSA, AES, FPGA, système hybride.fr_FR
dc.language.isofrfr_FR
dc.publisherUniversité Blida 1fr_FR
dc.subjectSystèmes embarqués.fr_FR
dc.subject(System-on-Chip "SOC").fr_FR
dc.subjectchiffrement.fr_FR
dc.subjectRSA.fr_FR
dc.subjectAES.fr_FR
dc.subjectFPGA.fr_FR
dc.subjectsystème hybride.fr_FR
dc.titleContribution à la Conception d'un Crypto-Système Hybride RSA-AES Embarqué sur un circuit programmable FPGA.fr_FR
dc.typeThesisfr_FR
Appears in Collections:Mémoires de Master

Files in This Item:
File Description SizeFormat 
benachour fida.pdf47,17 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.