Veuillez utiliser cette adresse pour citer ce document : https://di.univ-blida.dz/jspui/handle/123456789/10259
Titre: Étude et implémentation sur FPGA d'un générateur de bruit Gaussien avec la méthode wallace
Auteur(s): HELALI, Abdallah
TOUARI, Amine
Mots-clés: GBBG ;Wallace ;FPGA.
Date de publication: 2020
Résumé: Un générateur de bruit blanc gaussien(GBBG) de "bonne qualité" est développé sur une cible FPGA, dans le cadre d'une émulation de canal de communications numériques. Une grande précision et un faible coût matériel du générateur sont obtenus par une utilisation convenablement adaptée de la méthode de Wallace. Un modèle paramétrable écrit avec MATLAB, du générateur de bruit gaussien est présenté. Les résultats en complexité et performance obtenus grâce aux modèles MATLAB et VHDL montrent l'intérêt du modèle proposé.
Description: 4.621.1.888.74p.;illustré
URI/URL: http://di.univ-blida.dz:8080/jspui/handle/123456789/10259
Collection(s) :Mémoires de Master

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
filetype.ico293,28 kBUnknownVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.