Please use this identifier to cite or link to this item: http://localhost:8080/xmlui/handle/123456789/38796
Full metadata record
DC FieldValueLanguage
dc.contributor.authorHasnaoui, Samir-
dc.contributor.authorKherraz, Abdelkader-
dc.date.accessioned2025-04-15T11:06:11Z-
dc.date.available2025-04-15T11:06:11Z-
dc.date.issued2011-
dc.identifier.urihttps://di.univ-blida.dz/jspui/handle/123456789/38796-
dc.description4.621.1.057 ; 078 pfr_FR
dc.description.abstractL’objectif de ce projet est la commande en vitesse d’un moteur BLDC .La première partie concerne des notions fondamentales sur la machine dans laquelle, on cite les différents types de cette machine. La seconde concerne la modélisation de l’ensemble machine – commutateur. La troisième consiste à faire une étude sur la logique floue et la commande en vitesse, ensuite on montre les résultats de simulation de la commande en vitesse. La 4 ème partie, on a présenté quelques généralités sur la Technologie des Circuits FPGAs .Finalement on passe à l’implémentation d’un régulateur flou à partir de l’outil System Generator de Xilinx dans une cible FPGA.fr_FR
dc.language.isofrfr_FR
dc.publisherBlida1fr_FR
dc.subjectmoteur BLDC, FLC, FPGA, la commande en vitessefr_FR
dc.titleEtude et Implémentation sur FPGA de la commande floue d’un moteur à courant continu sans balaisfr_FR
Appears in Collections:Mémoires de Master

Files in This Item:
File Description SizeFormat 
4.621.1.057.pdf4,17 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.