Please use this identifier to cite or link to this item: http://localhost:8080/xmlui/handle/123456789/5149
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorBerrandjia, Med Lamine
dc.contributor.advisorOudjida, Abdelkrim Kamel ( Promoteur)
dc.contributor.authorBenblidia, Nadjia ( Promotrice)
dc.date.accessioned2020-02-03T09:40:56Z
dc.date.available2020-02-03T09:40:56Z
dc.date.issued2011
dc.identifier.urihttp://di.univ-blida.dz:8080/jspui/handle/123456789/5149
dc.descriptionill., Bibliogr. Cote: ma-004-75fr_FR
dc.description.abstractDans ce Mémoire, nous présentons la mise au point d'une plateforme embarquée sur FPGA dédiée au contrôle et à la régulation des systèmes dynamiques. A cet effet, nous allons montrer à travers les chapitres de ce mémoire les différentes étapes que nous avons suivies pour développer les trois parties essentielles d'un système de contrôle ou de régulation, en l'occurrence : la partie de commande, la partie d'acquisition et la partie de contrôle. Cette dernière est réalisée par un PID (Proportionnel Intégral Dérivé) implémenté sous forme d'un IP. Comme cas pratique permettant la validation de notre système, nous avons implémenté ce dernier sur la plateforme Memec V2MB1000 qui contrôle un dispositif de régulation de température. Une Application software sur PC qui permet de modifier la consigne et de visualiser l'état du système à contrôler a été aussi développée. Mots-clés Capteur; Contrôle; Contrôle Embarqué(CE); Régulation; Field Programmable Gate Array (FPGA); Proportionnel Dérivé Intégral (PID); Microblaze; Modulation de Largeur d'impulsion (PWM); On-Chip Peripheral Bus ; Propriété Intellectuelle (IP); Système Embarqué.fr_FR
dc.language.isofrfr_FR
dc.publisherUniversité Blida 1fr_FR
dc.subjectCapteurfr_FR
dc.subjectContrôlefr_FR
dc.subjectContrôle Embarqué(CE)fr_FR
dc.subjectRégulation;fr_FR
dc.subjectField Programmable Gate Array (FPGA)fr_FR
dc.subjectProportionnel Dérivé Intégral (PID)fr_FR
dc.subjectMicroblazefr_FR
dc.subjectModulation de Largeur d'impulsion (PWM)fr_FR
dc.subjectOn-Chip Peripheral Busfr_FR
dc.subjectPropriété Intellectuelle (IP)fr_FR
dc.subjectSystème Embarquéfr_FR
dc.titleRéalisation d’une plateforme HW/SW sur FPGA dédiée au contrôle embarquéfr_FR
dc.typeThesisfr_FR
Appears in Collections:Mémoires de Master

Files in This Item:
File Description SizeFormat 
Berrandjia Med Lamine ( Réalisation d'une plateform HWSW...).pdf37,67 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.