Afficher la notice abrégée
| dc.contributor.author |
Mechri, Hamid |
|
| dc.date.accessioned |
2020-11-03T11:58:42Z |
|
| dc.date.available |
2020-11-03T11:58:42Z |
|
| dc.date.issued |
2010 |
|
| dc.identifier.uri |
http://di.univ-blida.dz:8080/jspui/handle/123456789/6603 |
|
| dc.description |
Bibliogr. ill. 4 cd-rom. 130 p. |
fr_FR |
| dc.description.abstract |
Ce travail de mémoire se rapporte à l’interfaçage graphique dans les
systèmes à microprocesseur. On s’est donné pour premier objectif la conception d’un système mixte logiciel /matériel exploitant le système d’adressage physique étendu comme interface pour reproduire des images vidéo, en temps réel, sur un périphérique d’affichage, un écran PC en l’occurrence. Ledit système assure une gestion autonome de la mémoire d’affichage après transfert des données. Le second objectif fut l’utilisation de la logique programmable pour réaliser les différentes parties de ce système et les implémenter sur un circuit logique programmable, un FPGA par exemple, dotant ainsi le système de deux propriétés importantes que sont la reconfigurabilité et la portabilité qui lui garantissent le fonctionnement sur n’importe quelle plate forme à logique programmable, d’être implémenté sur n’importe quel circuit programmable, y compris ceux de la nouvelle génération, et aussi d’être reconfiguré pour exécuter d’autres taches ayant trait à l’affichage vidéo. |
fr_FR |
| dc.language.iso |
fr |
fr_FR |
| dc.publisher |
البليدة1 |
fr_FR |
| dc.subject |
Microprocesseur |
fr_FR |
| dc.title |
Conception d'un système mixte pour l'affichage vidéo temps réel |
fr_FR |
| dc.type |
Thesis |
fr_FR |
Fichier(s) constituant ce document
Ce document figure dans la(les) collection(s) suivante(s)
Afficher la notice abrégée