Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/11015
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Souna., Baya. | - |
dc.date.accessioned | 2021-04-01T10:37:54Z | - |
dc.date.available | 2021-04-01T10:37:54Z | - |
dc.date.issued | 2015-06-26 | - |
dc.identifier.uri | http://di.univ-blida.dz:8080/jspui/handle/123456789/11015 | - |
dc.description | ill.,Bibliogr. | fr_FR |
dc.description.abstract | Avec l'avènement du développement technologique, il est actuellement possible d'intégrer des millions de transistors sur une seule et même puce. Ceci a donné naissance à des systèmes électroniques communément appelés les Systèmes sur Puce (SoC). Les systèmes actuels se caractérisent par un fort degré de communication, les architectures précédentes à base de bus ou de barres croisées ne peuvent être utilisées à cause de la largeur de bande limitée qu'elles offrent. Il est donc nécessaire d'opter pour un réseau sur puce répondant aux contraintes de largeur de bande, de surface et de consommation de puissance. Le présent sujet consiste alors à placer les composants du système en vue de concevoir un réseau sur puce dans le cadre des architectures 3D. Ce placement est un problème d'optimisation multicritères dont la solution exacte ne peut être obtenue en un temps polynomial. Il s'agira donc d'opter pour une heuristique afin d'obtenir une solution intéres sante en un temps CPU raisonnable. La qualité de la solution sera fortement dépendante de l'emplacement de ces composants sur l'architecture 3D. Mots clés : SoC, communication, réseau sur puce, architectures 3D, placement, optimisation, heuristique. | fr_FR |
dc.language.iso | fr | fr_FR |
dc.publisher | Université Blida 1 | fr_FR |
dc.subject | SoC. | fr_FR |
dc.subject | communication. | fr_FR |
dc.subject | réseau sur puce. | fr_FR |
dc.subject | architectures 3D. | fr_FR |
dc.subject | placement. | fr_FR |
dc.subject | optimisation. | fr_FR |
dc.subject | heuristique. | fr_FR |
dc.title | Placement optimal ou pré-optimal des composants d'un système sur puce implémenté par une architecture 3D. | fr_FR |
dc.type | Thesis | fr_FR |
Collection(s) : | Mémoires de Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
souna baya.pdf | 38,06 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.