Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/11378
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Boulahbal, Mohamed Lamine | - |
dc.contributor.author | Boulaares, Hichem | - |
dc.date.accessioned | 2021-05-02T09:45:03Z | - |
dc.date.available | 2021-05-02T09:45:03Z | - |
dc.date.issued | 2020 | - |
dc.identifier.uri | http://di.univ-blida.dz:8080/jspui/handle/123456789/11378 | - |
dc.description | 621.956 ; 83 p | fr_FR |
dc.description.abstract | Le multiplieur est l'un des blocs matériels clés dans la conception de processeurs d'arithmétiques de signal et d'image. Ces dernières années, les multiplieurs à grande vitesse jouent un rôle important dans la conception de toute architecture et les chercheurs travaillent encore pour augmenter leur vitesse de fonctionnement. Dans notre travail, nous avons étudié et comparé l’architecture de deux circuits combinatoires à base de portes logiques structurés en technologie CMOS, qui ont pour fonction de multiplier deux nombres binaires de 4 bits. A la fin nous avons constaté que le nombre de transistors MOS utilisés et l'algorithme suivis définissent les performances du multiplieur en terme de surface, de puissance et de vitesse | fr_FR |
dc.language.iso | fr | fr_FR |
dc.publisher | Univ Blida1 | fr_FR |
dc.subject | Multiplieur 4 bits, Processeurs, Arithmétiques, Circuits combinatoires | fr_FR |
dc.title | Etude et simulation d’un multiplieur 4 bits | fr_FR |
Collection(s) : | Mémoires de Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
memoire _final.pdf | 6,41 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.