Veuillez utiliser cette adresse pour citer ce document : https://di.univ-blida.dz/jspui/handle/123456789/1585
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorDob, Ibtissem-
dc.contributor.authorFodil-Cherif, Farah-
dc.date.accessioned2019-10-27T10:48:57Z-
dc.date.available2019-10-27T10:48:57Z-
dc.date.issued2013-
dc.identifier.urihttp://di.univ-blida.dz:8080/xmlui/handle/123456789/1585-
dc.description4.621.1.175 ; 82 p 30 cmfr_FR
dc.description.abstractLe sujet principal de ce mémoire est « Implémentation d’un décodeur LDPC sur FPGA ». Nous avons opté pour un modèle de décodeur LDPC stochastique très performant qui repose sur un e nouvelle approche proposé récemment par MAMOUNE et all, intitulé « Décodage LDPC Stochastique à démarrage contrôlé ». Notre travail consiste à étudier le modèle choisi, générer une description VHDL appropriée automatiquement à partir de Matlab et enfin implémenter notre décodeur sur FPGA. Mots clés : Décodeur LDPC stochastique, Contrôle de parité à faible densité, Codage de canal, Décodage itératif, Implémentation FPGAfr_FR
dc.language.isofrfr_FR
dc.publisherUniv Blida1fr_FR
dc.subjectDécodage itératif, Implémentation FPGAfr_FR
dc.titleImplémentation d’un Décodeur LDPC sur FPGAfr_FR
Collection(s) :Mémoires de Master

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Mémoire-complet_VF.pdf3,42 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.