Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/1585
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Dob, Ibtissem | - |
dc.contributor.author | Fodil-Cherif, Farah | - |
dc.date.accessioned | 2019-10-27T10:48:57Z | - |
dc.date.available | 2019-10-27T10:48:57Z | - |
dc.date.issued | 2013 | - |
dc.identifier.uri | http://di.univ-blida.dz:8080/xmlui/handle/123456789/1585 | - |
dc.description | 4.621.1.175 ; 82 p 30 cm | fr_FR |
dc.description.abstract | Le sujet principal de ce mémoire est « Implémentation d’un décodeur LDPC sur FPGA ». Nous avons opté pour un modèle de décodeur LDPC stochastique très performant qui repose sur un e nouvelle approche proposé récemment par MAMOUNE et all, intitulé « Décodage LDPC Stochastique à démarrage contrôlé ». Notre travail consiste à étudier le modèle choisi, générer une description VHDL appropriée automatiquement à partir de Matlab et enfin implémenter notre décodeur sur FPGA. Mots clés : Décodeur LDPC stochastique, Contrôle de parité à faible densité, Codage de canal, Décodage itératif, Implémentation FPGA | fr_FR |
dc.language.iso | fr | fr_FR |
dc.publisher | Univ Blida1 | fr_FR |
dc.subject | Décodage itératif, Implémentation FPGA | fr_FR |
dc.title | Implémentation d’un Décodeur LDPC sur FPGA | fr_FR |
Collection(s) : | Mémoires de Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
Mémoire-complet_VF.pdf | 3,42 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.