Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/16050
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Aouimeur, Abdelouahid | - |
dc.date.accessioned | 2022-05-18T07:42:49Z | - |
dc.date.available | 2022-05-18T07:42:49Z | - |
dc.date.issued | 2021 | - |
dc.identifier.uri | https://di.univ-blida.dz/jspui/handle/123456789/16050 | - |
dc.description | 621.1102 ; 54 p | fr_FR |
dc.description.abstract | Avec l'avancement de la technologie CMOS, la tendance est de concevoir des émetteurs-récepteurs RF sur la même puce. Les switchs, qui est l'un des éléments les plus importants du système de communication sans fil. Par conséquent, ce document présente une étude détaillée des différentes topologies des switchs ce qui est la configuration qui a une plus grande isolation entre les ports et perte d’insertion plus faible. Le but de ce travail est de fournir l'étude qui guide la conception des switchs complètement intégré pour les applications 5G. La technologie qui sera utilisée pour concevoir les prototypes des switchs est CMOS TSMC 0,18 um. L'objectif principal est d'obtenir un switch entièrement intégré avec une grande Isolation entre les ports ≥ 15 dB et minimum des pertes d’insertion ≤ 2dB, ≤ 3 dB et ≤ 7 dB pour les types SPST, SPDT et SP4T respectivement dans la gamme de fréquence ≤50GHz | fr_FR |
dc.language.iso | fr | fr_FR |
dc.publisher | Univ Blida1 | fr_FR |
dc.subject | Switch, Radio Fréquence, mmW, circuits intégrés, SPST, SPDT, SP4T, CMOS | fr_FR |
dc.title | Etude et conception des interrupteurs RF intégrés (≤50 GHz) | fr_FR |
Collection(s) : | Mémoires de Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
MVF.pdf | 3,05 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.