Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/16556
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Brankia, a | - |
dc.contributor.author | Ahfir, a | - |
dc.date.accessioned | 2022-05-30T09:24:22Z | - |
dc.date.available | 2022-05-30T09:24:22Z | - |
dc.date.issued | 2017 | - |
dc.identifier.citation | blida1 | fr_FR |
dc.identifier.uri | https://di.univ-blida.dz/jspui/handle/123456789/16556 | - |
dc.description | 4.621.1.731 ; 80p | fr_FR |
dc.description.abstract | dans ce mémoire la conception et la mise en oeuvre d'une systeme de controle flou et le controleur PID clasique pour controle la vitesse et la possition du moteur a courant continu | fr_FR |
dc.language.iso | fr | fr_FR |
dc.subject | controleur floi; pid classique; signal PWM. FPGA. Lab VIEW. | fr_FR |
dc.title | Commande intelligente d'un moteur à courant continue via FPGA programmée pa LabVIEW | fr_FR |
Collection(s) : | Mémoires de Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
Untitled.pdf | 21,24 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.