Veuillez utiliser cette adresse pour citer ce document : https://di.univ-blida.dz/jspui/handle/123456789/29773
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorLouzri, Mohamed-
dc.contributor.authorSaadaoui, Messaoud-
dc.contributor.authorMahdoum, A. (Promoteur)-
dc.date.accessioned2024-07-01T11:53:57Z-
dc.date.available2024-07-01T11:53:57Z-
dc.date.issued2007-09-26-
dc.identifier.urihttps://di.univ-blida.dz/jspui/handle/123456789/29773-
dc.descriptionill., Bibliogr. Cote:mig-004-161fr_FR
dc.description.abstractDu fait du développement considérable de la technologie des circuits intégrés, l'intégration de plusieurs systèmes sur une même puce est devenue possible, donnant naissance à ce qu'on appelle les systèmes mono puce (System On Chip ou SOC). Toutefois, cette intégration engendre de nombreux problèmes, obligeant ainsi à mettre à jour de nombreux outils de CAO des circuits VLSI développés par le passé, voire de les refaire. Parmi ces problèmes, le problème de couplage qui consiste à augmenter les capacités parasites sur un bus a un impact important sur les caractéristiques du système (forte consommation de puissance, transfert de données moins rapide) du fait que les distances entre les fils d'un bus sont de plus en plus réduites. La dissipation de puissance sur un bus est due à deux facteurs: la consommation dynamique qui résulte de la charge et de la décharge des capacités du bus et celle qui est due aux capacités parallèles présentes entre les fils voisins du bus. Les travaux de recherche actuels montrent qu'avec le développement technologique, le deuxième type de consommation de puissance est devenu plus important par rapport au premier. En effet, les capacités parallèles sont devenues respectivement 6 et 8 fois plus importantes que les capacités intrinsèques du bus avec les technologies CMOS 0.18 μm et 0.13 μm. Ceci montre l'intérêt à porter pour le deuxième type de consommation de puissance. Alors que les capacités intrinsèques sont fixes pour un bus donné, celles qui se forment entre les fils voisins du bus varient par contre en fonction des données qui y transitent. Certaines données engendrant de plus faibles capacités parasites par rapport à d'autres, il est très évident d'exploiter cette observation pour diminuer la consommation de la puissance due au couplage. Pour ce faire, les travaux de recherche dans ce domaine consistent alors à opter pour un codage et un décodage de données. L'objet de ce mémoire est la présentation des méthodes essentielles développées dans ce domaine, ainsi que celle de notre contribution pour répondre à la problématique posée. Mots-clés: consommation de la puissance, dynamique, couplage, bus, codage, décodage de données, complexité algorithmiquefr_FR
dc.language.isofrfr_FR
dc.publisherUniversité Blida 1fr_FR
dc.subjectconsommation de la puissancefr_FR
dc.subjectdynamiquefr_FR
dc.subjectcouplagefr_FR
dc.subjectbusfr_FR
dc.subjectcodagefr_FR
dc.subjectdécodage de donnéesfr_FR
dc.subjectcomplexité algorithmiquefr_FR
dc.titleCodification de données pour réduire la consommation de puissance dans un busfr_FR
dc.typeThesisfr_FR
Collection(s) :mémoires d'ingénieur

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Louzri Mohamed et Saadaoui Messaoud.pdf4,2 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.