Veuillez utiliser cette adresse pour citer ce document : https://di.univ-blida.dz/jspui/handle/123456789/30621
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorAbdi Abderraouf-
dc.contributor.authorTigrine Amir-
dc.date.accessioned2024-09-29T10:06:30Z-
dc.date.available2024-09-29T10:06:30Z-
dc.date.issued2024-
dc.identifier.urihttps://di.univ-blida.dz/jspui/handle/123456789/30621-
dc.description4.621.1.1297;62pfr_FR
dc.description.abstractCe travail présente une conception de filtre FIR d'ordre élevé optimisée pour les plateformes FPGA, réduisant l'utilisation des ressources DSP et LUT. Il permet la mise à jour en temps réel des coefficients du filtre en tirant parti de la vitesse et de l'architecture du FPGA. La conception gère les différences de fréquence d'échantillonnage pour obtenir du temps de calcul supplémentaire et exploite les structures LUT-SR pour le pipelining et la sélection des échantillons d'entrée. Les BRAM FPGA sont utilisées pour stocker et mettre à jour les coefficients, et les tranches DSP pour traiter les sorties. Une unité de contrôle synchronise le fonctionnement des BRAM et des multiplexeurs LUT.fr_FR
dc.language.isofrfr_FR
dc.publisherblida1fr_FR
dc.subjectDSP sur FPGA; LUT sur FPGA; BRAM sur FPGA.fr_FR
dc.titleÉtude et implémentation FPGA du filtrage FIR avec réduction simultanée de l’utilisation logique de DSP et LUTfr_FR
Collection(s) :Mémoires de Master

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Projet_FIR_NEW_Corr1.pdf2,16 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.