Veuillez utiliser cette adresse pour citer ce document : https://di.univ-blida.dz/jspui/handle/123456789/38754
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorEL HAOUARI Hichem-
dc.date.accessioned2025-04-14T11:11:06Z-
dc.date.available2025-04-14T11:11:06Z-
dc.date.issued2015-
dc.identifier.urihttps://di.univ-blida.dz/jspui/handle/123456789/38754-
dc.description4.621.1.376;67pfr_FR
dc.description.abstractL'objectif de ce mémoire est d'implanter un ensemble de techniques de traitement d’images sur un circuit FPGA, puis de comparer les résultats de leur implémentation avec ceux obtenus avec MATLAB/SIMULINK. L’une des principales techniques est le tatouage d’image numérique, qui possède énormément d’algorithmes, a été choisi et amélioré pour ensuite être implémenté sur une carte de développement Nexys-4. Le grand défi dans ce projet est de pouvoir traduire ces algorithmes en diagrammes, SIMULINK utilisant les blocs Xilinx System Generator (XSG), en minimisant le nombre des bits afin de réduire les ressources matérielles requises sur la puce FPGA.fr_FR
dc.language.isofrfr_FR
dc.publisherblida1fr_FR
dc.subjectFPGA, Traitement d’image, Tatouage d’image, XSG, Ondelettefr_FR
dc.titleImplémentation sur FPGA de techniques de détection de contour et de tatouage d’imagesfr_FR
Collection(s) :Mémoires de Master

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Implémentation sur FPGA de techniques de détection de contour et de tatouage d’images_ELHAOUARI HICHEM.pdf4,17 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.