Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/38796
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Hasnaoui, Samir | - |
dc.contributor.author | Kherraz, Abdelkader | - |
dc.date.accessioned | 2025-04-15T11:06:11Z | - |
dc.date.available | 2025-04-15T11:06:11Z | - |
dc.date.issued | 2011 | - |
dc.identifier.uri | https://di.univ-blida.dz/jspui/handle/123456789/38796 | - |
dc.description | 4.621.1.057 ; 078 p | fr_FR |
dc.description.abstract | L’objectif de ce projet est la commande en vitesse d’un moteur BLDC .La première partie concerne des notions fondamentales sur la machine dans laquelle, on cite les différents types de cette machine. La seconde concerne la modélisation de l’ensemble machine – commutateur. La troisième consiste à faire une étude sur la logique floue et la commande en vitesse, ensuite on montre les résultats de simulation de la commande en vitesse. La 4 ème partie, on a présenté quelques généralités sur la Technologie des Circuits FPGAs .Finalement on passe à l’implémentation d’un régulateur flou à partir de l’outil System Generator de Xilinx dans une cible FPGA. | fr_FR |
dc.language.iso | fr | fr_FR |
dc.publisher | Blida1 | fr_FR |
dc.subject | moteur BLDC, FLC, FPGA, la commande en vitesse | fr_FR |
dc.title | Etude et Implémentation sur FPGA de la commande floue d’un moteur à courant continu sans balais | fr_FR |
Collection(s) : | Mémoires de Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
4.621.1.057.pdf | 4,17 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.