Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/4783
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | Ziouche, Aicha | - |
dc.date.accessioned | 2020-01-19T13:26:33Z | - |
dc.date.available | 2020-01-19T13:26:33Z | - |
dc.date.issued | 2006 | - |
dc.identifier.uri | http://di.univ-blida.dz:8080/jspui/handle/123456789/4783 | - |
dc.description | Bibliogr.93 p, ill., 30 cm. | fr_FR |
dc.description.abstract | Les inductances intégrées sur silicium sont des éléments importants dans la conception des circuits Radiofréquence, et plus particulièrement dans les oscillateurs contrôlés en tension (VCO), les amplificateurs à faible bruit (LNA) et les filtres passifs. Le facteur de qualité de ces inductances reste bas car il est limité par les pertes résistives de la piste métallique et les pertes du substrat de silicium. Dans ce travail nous proposons une optimisation, permettant de réduire ces pertes afin d'augmenter le facteur de qualité, en utilisant pour cela une technologie CMOS standard, bas coût (c'est-à-dire sans modification spécifique). L'étude s’est faite pour des structures monocouche, des structures multicouches, et pour des structures symétriques. L'analyse des inductances est faite en utilisant l'outil ASITIC pour la simulation, l'optimisation et pour les dessins de masques. | fr_FR |
dc.language.iso | fr | fr_FR |
dc.publisher | univ-blida1 | fr_FR |
dc.subject | Silicium | fr_FR |
dc.subject | Monolithiques | fr_FR |
dc.title | Etude et conception des inductances monolithiques pour des circuits intégrés radiofréquences sur silicium | fr_FR |
dc.type | Thesis | fr_FR |
Collection(s) : | Thèse de Magister |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
32-530-238-1.pdf | Thèse de Magister | 846,85 kB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.