Veuillez utiliser cette adresse pour citer ce document : https://di.univ-blida.dz/jspui/handle/123456789/6245
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorMessaoudi, Abdelkrim-
dc.date.accessioned2020-10-11T08:40:10Z-
dc.date.available2020-10-11T08:40:10Z-
dc.date.issued2005-
dc.identifier.urihttp://di.univ-blida.dz:8080/jspui/handle/123456789/6245-
dc.descriptionBibliogr. ill. 4 CD-ROM. 122 p.fr_FR
dc.description.abstractDans cette thèse, nous avons étudié la multiplication en précision variable, seul la mantisse a été traitée car elle représente la partie difficile à manipuler. Des performances en surface sont obtenues par l’exécution des opérations de multiplication et d’accumulation en parallèle, ce qui conduit à une réduction considérable des éléments nécessaire pour l'implémentation du multiplieur. La précision de calcul choisie dans ce travaille est comprise entre 1 et 64 mots. A cet effet, une implémentation hardware sur circuit FPGA de la famille Virtex-II a été réalisée. L’utilisation des ressources internes disponible sur ce type de circuit, tel que les blocs mémoires (SelectRam) pour le stockage des résultats intermédiaires et l'utilisation des blocs (DCM) pour la gestion des horloges, nous ont permet d’améliorer les performances de notre méthode. L’implémentation effectuée a montré que le temps de cycle exigé pour l’exécution de l’opération est de 33 ns.fr_FR
dc.language.isofrfr_FR
dc.publisheruniv-blida1fr_FR
dc.subjectNorme IEEE-754fr_FR
dc.subjectMultiplicationfr_FR
dc.subjectPrécision variablefr_FR
dc.titleConception et implémentation d'une unité arithmétique à précision sur circuit FPGAfr_FR
dc.typeThesisfr_FR
Collection(s) :Thèse de Magister

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
32-530-226-1.pdfThèse de Magister993,87 kBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.