Veuillez utiliser cette adresse pour citer ce document : https://di.univ-blida.dz/jspui/handle/123456789/949
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorAzza, Abdelaziz-
dc.contributor.authorOuazen, Hamza-
dc.date.accessioned2019-10-17T08:54:56Z-
dc.date.available2019-10-17T08:54:56Z-
dc.date.issued2012-
dc.identifier.citation4.621.1.061 ; 30 cm ; illustréfr_FR
dc.identifier.urihttp://di.univ-blida.dz:8080/xmlui/handle/123456789/949-
dc.description.abstractCe mémoire présente l’implémentation du régulateur PID sur la carte de développement Sapartan-3E en utilisant le langage VHDL. Les performances de l’algorithme implémenté sont mises en évidence en considérant l’asservissement en vitesse d’un moteur à courant continu. Les outils utilisés pour l’implémentation et la simulation des différents modules sont le logiciel Xilinx ISE 12.3 et le simulateur ISim. Le mémoire présente aussi les résultats des simulations et des tests pratiques réalisés au cours de la mise au point de ce projet. Mots clés : FPGA, VHDL, Carte de développement Spartan-3E, le contrôleur PID, Modulation en Largeur d’Impulsion (MLI), commande en vitesse d’un MCC.fr_FR
dc.language.isofrfr_FR
dc.publisherUniv Blida1fr_FR
dc.subjectFPGA, VHDL,fr_FR
dc.titleEtude et implémentation sue FPGA de la commande PIDfr_FR
Collection(s) :Mémoires de Master

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Untitled.pdf13,07 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.