Université Blida 1

Conception et implémentation d'une unité arithmétique à précision sur circuit FPGA

Afficher la notice abrégée

dc.contributor.author Messaoudi, Abdelkrim
dc.date.accessioned 2020-10-11T08:40:10Z
dc.date.available 2020-10-11T08:40:10Z
dc.date.issued 2005
dc.identifier.uri http://di.univ-blida.dz:8080/jspui/handle/123456789/6245
dc.description Bibliogr. ill. 4 CD-ROM. 122 p. fr_FR
dc.description.abstract Dans cette thèse, nous avons étudié la multiplication en précision variable, seul la mantisse a été traitée car elle représente la partie difficile à manipuler. Des performances en surface sont obtenues par l’exécution des opérations de multiplication et d’accumulation en parallèle, ce qui conduit à une réduction considérable des éléments nécessaire pour l'implémentation du multiplieur. La précision de calcul choisie dans ce travaille est comprise entre 1 et 64 mots. A cet effet, une implémentation hardware sur circuit FPGA de la famille Virtex-II a été réalisée. L’utilisation des ressources internes disponible sur ce type de circuit, tel que les blocs mémoires (SelectRam) pour le stockage des résultats intermédiaires et l'utilisation des blocs (DCM) pour la gestion des horloges, nous ont permet d’améliorer les performances de notre méthode. L’implémentation effectuée a montré que le temps de cycle exigé pour l’exécution de l’opération est de 33 ns. fr_FR
dc.language.iso fr fr_FR
dc.publisher univ-blida1 fr_FR
dc.subject Norme IEEE-754 fr_FR
dc.subject Multiplication fr_FR
dc.subject Précision variable fr_FR
dc.title Conception et implémentation d'une unité arithmétique à précision sur circuit FPGA fr_FR
dc.type Thesis fr_FR


Fichier(s) constituant ce document

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée

Chercher dans le dépôt


Recherche avancée

Parcourir

Mon compte