Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/31200
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | AZIRI ABDERRAHIM | - |
dc.date.accessioned | 2024-10-09T10:21:00Z | - |
dc.date.available | 2024-10-09T10:21:00Z | - |
dc.date.issued | 2024 | - |
dc.identifier.uri | https://di.univ-blida.dz/jspui/handle/123456789/31200 | - |
dc.description | 4.621.1.1320;67p | fr_FR |
dc.description.abstract | Ce mémoire se concentre sur la conception et la simulation au niveau RTL (Register Transfer Level) d'une unité de contrôle pour les tags RFID opérant selon la norme ISO 11785. Les tags RFID, qui fonctionnent à basse fréquence (LF RFID), sont essentiels dans diverses applications d'identification et de suivi. En utilisant Verilog, un langage de description matériel, l'unité de contrôle a été conçue et simulée minutieusement pour assurer une communication et une fonctionnalité précises. La suite de conception Vivado a été utilisée pour la synthèse et la simulation de la conception RTL, permettant la mise en œuvre sur des plateformes FPGA (Field-Programmable Gate Array). | fr_FR |
dc.language.iso | fr | fr_FR |
dc.publisher | blida1 | fr_FR |
dc.subject | RTL (Registre Transfer Level), ISO 11785, LF RFID, Verilog, Vivado Design Suite, FPGA (Field-Programmable Gate Array), Unité de contrôle, Communication RFID, Simulation, Langage de Description Matériel (HDL). | fr_FR |
dc.title | Design and RTL simulation of a control unit based on the Tag RFID Low-frequency communication protocol | fr_FR |
Collection(s) : | Mémoires de Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
mémoire_fatma_finale_chahi_ra.pdf | 2,71 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.