Please use this identifier to cite or link to this item: http://localhost:8080/xmlui/handle/123456789/31200
Title: Design and RTL simulation of a control unit based on the Tag RFID Low-frequency communication protocol
Authors: AZIRI ABDERRAHIM
Keywords: RTL (Registre Transfer Level), ISO 11785, LF RFID, Verilog, Vivado Design Suite, FPGA (Field-Programmable Gate Array), Unité de contrôle, Communication RFID, Simulation, Langage de Description Matériel (HDL).
Issue Date: 2024
Publisher: blida1
Abstract: Ce mémoire se concentre sur la conception et la simulation au niveau RTL (Register Transfer Level) d'une unité de contrôle pour les tags RFID opérant selon la norme ISO 11785. Les tags RFID, qui fonctionnent à basse fréquence (LF RFID), sont essentiels dans diverses applications d'identification et de suivi. En utilisant Verilog, un langage de description matériel, l'unité de contrôle a été conçue et simulée minutieusement pour assurer une communication et une fonctionnalité précises. La suite de conception Vivado a été utilisée pour la synthèse et la simulation de la conception RTL, permettant la mise en œuvre sur des plateformes FPGA (Field-Programmable Gate Array).
Description: 4.621.1.1320;67p
URI: https://di.univ-blida.dz/jspui/handle/123456789/31200
Appears in Collections:Mémoires de Master

Files in This Item:
File Description SizeFormat 
mémoire_fatma_finale_chahi_ra.pdf2,71 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.