Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/37882
Titre: | Générateur de bruit blanc sur FPGA pour le test des performances des décodeurs LDPC |
Auteur(s): | HEBIB, Lounis yidhir BECHKOUN, Mahdi |
Mots-clés: | GNG, ICDF, FPGA |
Date de publication: | 2020 |
Editeur: | Blida1 |
Résumé: | Un générateur de bruit blanc "Gaussien" (GNG), pour le test des performances des décodeurs LDPC appliquées à la communication numérique, est développé. La précision et la faible complexité matérielle sont les objectifs de notre générateur. La technique utilisée est basée sur une modification de la méthode d'inversion, plus spécifiquement sur la méthode ICDF "Inversion Cumulative Density Function". Un code MatLab a été créé pour des simulations logicielles, et une description VHDL a été réalisée pour des implémentations sur des plateformes FPFA. Les résultats de la simulation sur Matlab et de l’implémentation sur FPGA de Xilinx ont démontré les performances du générateur réalisé. |
Description: | 4.621.1.1129 ; 98 p |
URI/URL: | https://di.univ-blida.dz/jspui/handle/123456789/37882 |
Collection(s) : | Mémoires de Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
word finale.pdf | 3,32 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.