Veuillez utiliser cette adresse pour citer ce document :
https://di.univ-blida.dz/jspui/handle/123456789/20693
Titre: | Étude et implémentation sur FPGA d'un générateur de nombres aléatoires Gaussiens avec la méthode Box-Muller segmentée. |
Auteur(s): | Abdi, Naima Skander, Sarah |
Mots-clés: | :PFGA, Blocs RAM FPGA, LFSR, Box-Muller. |
Date de publication: | 2022 |
Editeur: | blida1 |
Résumé: | étudedune structure de générateur de nombres aléatoires gaussiens BoxMuller, utilisant la logique PFGA. Les Blocs RAM FPGA, sont associes à un multiplexeur pour réduire la taille de mémoire requise pour implémenterl’algorithme de Box-Muller.Les variables aléatoires uniformes et le sélecteur de multiplexeur sont produits par une unité basée sur un registre à décalage LFSR. On peut réduire la taille de mémoire requise en conservant la précision conventionnelle et tout les résultats obtenus montrent que la structure de Box-Muller fait réduire la taille de mémoire requise, lorsqu’elle est implémentée sur FPGA. |
Description: | 4.621.1.1140. 66P |
URI/URL: | https://di.univ-blida.dz/jspui/handle/123456789/20693 |
Collection(s) : | Mémoires de Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
Mémoire BXFINALE - Copie.pdf | 1,88 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.