Please use this identifier to cite or link to this item:
http://localhost:8080/xmlui/handle/123456789/20693| Title: | Étude et implémentation sur FPGA d'un générateur de nombres aléatoires Gaussiens avec la méthode Box-Muller segmentée. |
| Authors: | Abdi, Naima Skander, Sarah |
| Keywords: | :PFGA, Blocs RAM FPGA, LFSR, Box-Muller. |
| Issue Date: | 2022 |
| Publisher: | blida1 |
| Abstract: | étudedune structure de générateur de nombres aléatoires gaussiens BoxMuller, utilisant la logique PFGA. Les Blocs RAM FPGA, sont associes à un multiplexeur pour réduire la taille de mémoire requise pour implémenterl’algorithme de Box-Muller.Les variables aléatoires uniformes et le sélecteur de multiplexeur sont produits par une unité basée sur un registre à décalage LFSR. On peut réduire la taille de mémoire requise en conservant la précision conventionnelle et tout les résultats obtenus montrent que la structure de Box-Muller fait réduire la taille de mémoire requise, lorsqu’elle est implémentée sur FPGA. |
| Description: | 4.621.1.1140. 66P |
| URI: | https://di.univ-blida.dz/jspui/handle/123456789/20693 |
| Appears in Collections: | Mémoires de Master |
Files in This Item:
| File | Description | Size | Format | |
|---|---|---|---|---|
| Mémoire BXFINALE - Copie.pdf | 1,88 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.