Please use this identifier to cite or link to this item:
http://localhost:8080/xmlui/handle/123456789/30622| Title: | Study and FPGA implementation of LMS and NLMS adaptive filtering with reduced logic utilization. |
| Authors: | BEKHOUCHE ABD ALLAH MESBAH MOHAMED ZOHEIR |
| Keywords: | filtre FIR adaptatif, FPGA, VHDL, traitement du signal, Performances du filtre |
| Issue Date: | 2024 |
| Publisher: | blida1 |
| Abstract: | Le filtrage adaptatif est une technique importante dans diverses applications de traitement du signal, et les deux algorithmes largement utilisés sont les algorithmes des moindres carrés moyens (LMS) et les LMS normalisés (NLMS). Notre travail vise l’implémentation sur FPGA des deux architectures adaptatives LMS et NLMS avec une utilisation logique réduite. Pour se faire nous avons opté d’une part pour un calcul à virgule fixe, 16 bits pour les entrées-sorties et 32 bits max pour les calculs internes. De l’autre part nous avons opté pour la forme directe de filtres RIF comme architecture d’implémentation. Les outilles ISE Design Suite 14.7 de Xilinx et "System Generator" sont utilisés pour la synthèse et la présentation des résultats. Les validations des deux structures sont effectuées avec des configurations à 64 coefficients, sur le circuits FPGA Virtex-6 XC6VCX240t de Xilinx. |
| Description: | 4.621.1.1296;37p |
| URI: | https://di.univ-blida.dz/jspui/handle/123456789/30622 |
| Appears in Collections: | Mémoires de Master |
Files in This Item:
| File | Description | Size | Format | |
|---|---|---|---|---|
| PFE_lms1.pdf | 2,2 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.