Université Blida 1

Étude et implémentation FPGA du filtrage FIR avec réduction simultanée de l’utilisation logique de DSP et LUT

Afficher la notice abrégée

dc.contributor.author Abdi Abderraouf
dc.contributor.author Tigrine Amir
dc.date.accessioned 2024-09-29T10:06:30Z
dc.date.available 2024-09-29T10:06:30Z
dc.date.issued 2024
dc.identifier.uri https://di.univ-blida.dz/jspui/handle/123456789/30621
dc.description 4.621.1.1297;62p fr_FR
dc.description.abstract Ce travail présente une conception de filtre FIR d'ordre élevé optimisée pour les plateformes FPGA, réduisant l'utilisation des ressources DSP et LUT. Il permet la mise à jour en temps réel des coefficients du filtre en tirant parti de la vitesse et de l'architecture du FPGA. La conception gère les différences de fréquence d'échantillonnage pour obtenir du temps de calcul supplémentaire et exploite les structures LUT-SR pour le pipelining et la sélection des échantillons d'entrée. Les BRAM FPGA sont utilisées pour stocker et mettre à jour les coefficients, et les tranches DSP pour traiter les sorties. Une unité de contrôle synchronise le fonctionnement des BRAM et des multiplexeurs LUT. fr_FR
dc.language.iso fr fr_FR
dc.publisher blida1 fr_FR
dc.subject DSP sur FPGA; LUT sur FPGA; BRAM sur FPGA. fr_FR
dc.title Étude et implémentation FPGA du filtrage FIR avec réduction simultanée de l’utilisation logique de DSP et LUT fr_FR


Fichier(s) constituant ce document

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée

Chercher dans le dépôt


Recherche avancée

Parcourir

Mon compte