Université Blida 1

Study and FPGA implementation of LMS and NLMS adaptive filtering with reduced logic utilization.

Afficher la notice abrégée

dc.contributor.author BEKHOUCHE ABD ALLAH
dc.contributor.author MESBAH MOHAMED ZOHEIR
dc.date.accessioned 2024-09-29T10:17:25Z
dc.date.available 2024-09-29T10:17:25Z
dc.date.issued 2024
dc.identifier.uri https://di.univ-blida.dz/jspui/handle/123456789/30622
dc.description 4.621.1.1296;37p fr_FR
dc.description.abstract Le filtrage adaptatif est une technique importante dans diverses applications de traitement du signal, et les deux algorithmes largement utilisés sont les algorithmes des moindres carrés moyens (LMS) et les LMS normalisés (NLMS). Notre travail vise l’implémentation sur FPGA des deux architectures adaptatives LMS et NLMS avec une utilisation logique réduite. Pour se faire nous avons opté d’une part pour un calcul à virgule fixe, 16 bits pour les entrées-sorties et 32 bits max pour les calculs internes. De l’autre part nous avons opté pour la forme directe de filtres RIF comme architecture d’implémentation. Les outilles ISE Design Suite 14.7 de Xilinx et "System Generator" sont utilisés pour la synthèse et la présentation des résultats. Les validations des deux structures sont effectuées avec des configurations à 64 coefficients, sur le circuits FPGA Virtex-6 XC6VCX240t de Xilinx. fr_FR
dc.language.iso fr fr_FR
dc.publisher blida1 fr_FR
dc.subject filtre FIR adaptatif, FPGA, VHDL, traitement du signal, Performances du filtre fr_FR
dc.title Study and FPGA implementation of LMS and NLMS adaptive filtering with reduced logic utilization. fr_FR


Fichier(s) constituant ce document

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée

Chercher dans le dépôt


Recherche avancée

Parcourir

Mon compte