Université Blida 1

Générateur de bruit blanc sur FPGA pour le test des performances des décodeurs LDPC

Afficher la notice abrégée

dc.contributor.author HEBIB, Lounis yidhir
dc.contributor.author BECHKOUN, Mahdi
dc.date.accessioned 2025-03-10T11:27:29Z
dc.date.available 2025-03-10T11:27:29Z
dc.date.issued 2020
dc.identifier.uri https://di.univ-blida.dz/jspui/handle/123456789/37882
dc.description 4.621.1.1129 ; 98 p fr_FR
dc.description.abstract Un générateur de bruit blanc "Gaussien" (GNG), pour le test des performances des décodeurs LDPC appliquées à la communication numérique, est développé. La précision et la faible complexité matérielle sont les objectifs de notre générateur. La technique utilisée est basée sur une modification de la méthode d'inversion, plus spécifiquement sur la méthode ICDF "Inversion Cumulative Density Function". Un code MatLab a été créé pour des simulations logicielles, et une description VHDL a été réalisée pour des implémentations sur des plateformes FPFA. Les résultats de la simulation sur Matlab et de l’implémentation sur FPGA de Xilinx ont démontré les performances du générateur réalisé. fr_FR
dc.language.iso fr fr_FR
dc.publisher Blida1 fr_FR
dc.subject GNG, ICDF, FPGA fr_FR
dc.title Générateur de bruit blanc sur FPGA pour le test des performances des décodeurs LDPC fr_FR


Fichier(s) constituant ce document

Ce document figure dans la(les) collection(s) suivante(s)

Afficher la notice abrégée

Chercher dans le dépôt


Recherche avancée

Parcourir

Mon compte