Afficher la notice abrégée
dc.contributor.author |
SENNADJ Mohamed Abdelraouf |
|
dc.contributor.author |
KARA Ahmed |
|
dc.date.accessioned |
2025-03-18T13:55:42Z |
|
dc.date.available |
2025-03-18T13:55:42Z |
|
dc.date.issued |
2011 |
|
dc.identifier.uri |
https://di.univ-blida.dz/jspui/handle/123456789/38221 |
|
dc.description |
4.621.1.055;100p |
fr_FR |
dc.description.abstract |
L’objectif de présent travail est l’implémentation software de la commande directe
du couple d’une machine asynchrone triphasée sur un circuit FPGA en utilisant le System
generator de Xilinx. Le mode de fonctionnement et la rapidité inhérente ont permis aux
circuits FPGA d’être une alternative innovante par rapport aux processeurs de contrôle
conventionnels (DSP / microprocesseur). En plus, la possibilité de programmer ces circuits
via une interface graphique telle que Matlab Simulink fournit la simplicité et la souplesse de
conception, de simulation et de vérification des applications sur ces circuit. En effet, au cours
de ce travail, toutes les étapes utiles pour implémenter la commande directe du couple
d’une machine asynchrone sur la cible FPGA, en vue une simulation dynamique seraprésentée. |
fr_FR |
dc.language.iso |
fr |
fr_FR |
dc.publisher |
blida1 |
fr_FR |
dc.subject |
FPGA ; Machine asynchrone |
fr_FR |
dc.title |
Implémentation de la commande directe du couple (DTC) d’une machine تيرىهمـجلا تيرئاسجلا تيطارقميدلا تيبعشلا République Algérienne démocratique et populaire ةرازو ميلعتلا يلاــعــلا و ثــحبلا يــملــعلا Ministère de l’enseignement supérieur et de la recherche scientifique asynchrone triphasé sur circuit FPGA |
fr_FR |
Fichier(s) constituant ce document
Ce document figure dans la(les) collection(s) suivante(s)
Afficher la notice abrégée